曾隆月,朱思奇,阎跃鹏 一种具有自适应节能的新型4/5高速双模预分频器 《半导体学报》 2008,29(8):1449-1452_中国科学院微电子研究所 - 发表文章
 所况介绍  
 机构设置  
 科研方向  
 招生招聘  
 创新文化  
 党群园地  
 研究生培养  
 产业体系  
 图书情报  
发表文章
    所在位置:首页 >> 发表文章 >> 发表文章
 曾隆月,朱思奇,阎跃鹏 一种具有自适应节能的新型4/5高速双模预分频器 《半导体学报》 2008,29(8):1449-1452
2009-04-10 | 编辑:IME | 【

一种具有自适应节能的新型4/5高速双模预分频器
A Novel 4/5 Prescaler with Automatic Power Down

《半导体学报》 2008,29(8):1449-1452
作者:曾隆月,朱思奇,阎跃鹏 

中文摘要:
首次提出一种自适应节能方法用于设计4/5高速双模预分频器,它的特点是工作在除4模式时,其中一个D类触发器处于休眠状态。使用台积电混合

信号0.25μm CMOS工艺,采用这一自适应节能的设计方法,设计了一个具有源极耦合结构的4/5高速双模预分频器。仿真结果证明,这一新型4/5

高速双模预分频器不受休眠到工作转换状态的影响,最高工作频率保持不变。同时,流片结果表明,当这一新型高速预分频器用于实现66/67分频

时,可节省高达20%以上的功耗。
 
英文摘要:
An "automatic power down" method is introduced to design a 4/5 prescaler,with the characteristic of making one of its D-flip-

flops power down when it operates in divide-by-4 mode.Implemented with the TSMC 0.25μm mixed-signal CMOS process,the 4/5 MOS

current mode logic prescaler is designed with this automatic power down technique.The simulation results show that the new 4/5

prescaler is immune to the "wake-up" issue and thereby retains the same maximum operating frequency as the conventional

prescaler.An integer-N divider with this proposed prescaler and with the division ratio 66/67 is manufactured,and it is

estimated to save more than 20% of the power compared with the conventional 4/5 prescaler.

研究所概况 | 联系我们 | 科研体系 | 组织结构图 | 科研成果 | 网站地图 |
COPYRIGHT (C) 2007 Microelectronice of Chinese Academy of Sciences. ALL RIGHT RESSRVED
版权所有   中国科学院微电子研究所   京ICP备05002781号        最新更新日期:2009-06-02  17:09:19